LVDS和LVPECL是有源晶振比较常见的两种输出逻辑,而且是属于性能比较高的输出,因为这两种输出是差分晶振输出,具有低相位噪声和低相位抖动两大高级性能.LV-PECL代表的意义是低压正发射极耦合逻辑,LVDS的意义是低压差分信号,它们都有一个共同点,那就是都需要一个特定的终端电路,本文内容将会介绍PECL和LVDS的终端电路,以及性能优劣势比较.资料由台湾TAITIEN ELECTRONICS CO.,LTD.公司提供,如需咨询更详细的和其他关于晶体振荡器的资料,欢迎联系康华尔电子!
什么是PECL和LVPECL?
PECL代表”正发射极耦合逻辑”,PECL是常用于高速时钟分配电路的差分逻辑输出,PECL需要+5V电源.低电压PECL(LVPECL)表示PECL电路设计用于3.3V或2.5V电源,电源电压与低压CMOS石英晶振相同.TAITIEN提供3.3V和2.5V的LVPECL输出晶体振荡器.
PECL输出晶振优势:
1.由于大电压摆动,具有非常好的抖动性能
2.理想用于高速电路
3.能够驱动长传输线
PECL输出晶振缺点:
1.与单端输出相比,差分输出和外部直流偏置会产生更大的功耗
2.与1.8V电源不兼容
TAITIEN晶振推荐的PECL终端电路,每个输出端接50电阻,电压为(Vdd-2V).
什么是LVDS输出?
•LVDS代表低压差分信号,以1.2V为中心工作电压,无论电源如何.
•LVDS技术由ANSI/TIA/EIA-644行业标准定义.
•TAITIEN拥有许多石英晶体振荡器产品系列,LVDS输出电压为3.3V和2.5V.
LVDS输出的优点:
1.由于较小的电压摆幅(通常约为350mV),与LV-PECL差分晶振输出相比功耗更低
2.不易受噪音影响
3.与CMOS/TTL相比,EMI辐射更低
LVDS输出的缺点:
1.与PECL相比,抖动性能降低
LVDS在哪里使用?
LVDS输出差分晶振标准的创建是为了满足数据通信,电信,服务器,外围设备和计算机市场中需要高速数据传输的应用.
推荐的LVDS终端电路,需要一个100Ω端接电阻.一些接收器IC可能在内部包含电阻器.
信号电平比较