RF 工程师将做出的最重要的选择之一是确定哪种输出信号最适合他们正在从事的项目。
互补金属氧化物半导体 (CMOS) 输出有很多好处,但这项技术有不同的变化。某些类型比其他类型更适合某些应用程序。在这篇文章中,Bliley晶振将讨论低压 CMOS (LVCMOS) 输出的优势以及它们与标准 CMOS 的区别。
CMOS 和 LVCMOS 解释
与其他类型的输出信号相比,CMOS 具有许多优势。时钟晶振通常价格低廉,将相位噪声保持在最低水平,非常适合数字电路设计,尤其是那些走线长度较短的 clock clock 。然而,可以提出一个令人信服的论点,即 CMOS 技术的最大优势是与其他类型的输出相比,其功耗要求更低。
CMOS 集成电路最早是在 1960 年代开发的。它们的显著特点之一是它们能够在比其他电路类型更宽的电源电压范围内工作 — 从 3 V到 15 V不等。
随着时间的推移和技术的不断改进,CMOS 设计开始转向降低电源电压。制造商开始减少其电路设计的几何形状,以降低成本并提高性能。
这种尺寸的减小必然伴随着功率使用的进一步减少,因此电阻器可以按预期工作。由于 CMOS 技术的这种缩小,一种新的“低电压”CMOS 集成电路 (LVCMOS) 诞生了。
LVCMOS 电压电平
什么构成低电压?联合电子设备工程委员会 (JEDEC) 定义了 LVCMOS 的电源电压和接口标准:
3.0V – 3.3 V
2.5 V ± 0.2 V(正常范围)和 1.8 V – 2.7 V(宽范围)
1.5 V ± 0.1 V(正常范围)和 0.9 V – 1.6 V(宽范围)
1.2 V ± 0.1 V(正常范围)和 0.8 V – 1.3 V(宽范围)
1.0 ± 0.1 V(正常范围和 0.7 V – 1.1 V(宽范围)
LVCMOS 输出信号是否适合我的应用?
LVCMOS输出信号用于某些低功率医学成像设备,以及便携式测试和测量设备、工业测试设备以及网络和通信系统。LVCMOS 非常适合无线和有线基础设施。
那么,它是您的应用的最佳输出吗?
简短的回答是:这要看情况。具体来说,这完全取决于应用的电源可用性。如果你有更多的功率并且应用需要它,那么使用更高电压的 CMOS clock 可能更有意义。如果您的电源有限并且您正在努力降低电力成本,那么 LVCMOS 是您的不二之选。
与 Bliley 一起做出明智的决策
CMOS 及其变体有很多优点。但是,当您决定使用哪个信号输出时,在设计阶段第一次就把事情做好是很重要的。您的决定还取决于您的优先事项,例如降低相位噪声或功耗。这可能是一个艰难的选择,做出错误的选择可能会导致大量时间和金钱的浪费。